

# Coursework Report

Cool Student 4008000@napier.ac.uk Edinburgh Napier University - Module Title (SET00000)

## 1 Introdução

Com o avanço da tecnologia os termos hardware e software se tornaram substantivos muito utilizados em nosso cotidiano. o hardware pode ser definido como equipamentos físicos que se aplica à dispositivos de entrada e saída, memórias, unidade central de processamento e entre outras. O software é a parte digital e basicamente a parte lógica (conjunto de instruções), que utilizam dos circuitos eletrônicos contidos nos hardware para dar fim a uma utilidade dita pelo ser humano. Como esses conceitos tecnológicos são de suma importância para estudantes de computação, no decorrer de sua formação acadêmica há um estudo bem aprofundado sobre esses e diversos outros. A disciplina Organização de Computadores I é uma das matérias cursadas no curso de ciência da computação que traz bem a fundo explicações em geral sobre a importância do hardware. O caminho de dados simplificado é um dos artefatos explicitados na disciplina e com intuito de nos proporcionar um melhor entendimento desses é que nosso Prof. José Nacif aplicou um trabalho pratico onde o objetivo principal foi implementar um processador MIPS utilizando os conhecimentos adquiridos em sala e estudos mais aprofundados extraclasse.

### 2 Desenvolvimento

Para a realização desse trabalho foi utilizado da linguagem de programação especifica para hardware verilog, de um circuito intregrado (FPGA) disposto pela universidade para uso acadêmico, de um embasamento teórico aprofundado na matéria "Caminho de Dados" e de um exemplo do caminho de dados (Figura 1) a ser seguido, exemplo esse que estava contido nas especificações do trabalho.

Por decisão de projeto, a implementação da nossa arquitetura MIPS foi realizada programando cada modulo do caminho de dados em arquivos separados e ao final um arquivo principal responsável por unir todos os arquivos em um sô. Logo após está fixada a imagem da visão em alto nível da nossa versão do MIPS (Figura 2).

### 2.1 Progam Counter (PC)

O modulo Progam Counter (PC) é responsável por receber <sup>13</sup> como entrada o endereço da próxima instrução a ser executada e repassá-lo como saída, saída essa que será utilizada como entrada dos próximos módulos. Exemplos do código produzido em verilog, pseudocódigo e alto nível logo a baixo:



Figura 1: Caminho de Dados - Caminho de Dados Simplificado



Figura 2: **Caminho de Dados Samuel/Vinicius** - Caminho de Dados Quartus

Listing 1: Progam Counter! em verilog

```
module pc(clk,endereco_pc,prox_endereco);
input clk;
input [31:0] prox_endereco;
output reg [31:0] endereco_pc;

initial begin
endereco_pc = 0;
end
always@(posedge clk ) begin
endereco_pc = prox_endereco;
end
endmodule
```

### 2.2 Somador Próximo Progam Counter

O modulo Somador Próximo Progam Counter é responsável por receber como entrada a saída do PC e somar +4 à essa entrada, sendo assim o resultado dessa soma é armazenado

na saída do modulo, saída essa que já é o endereço da pró-15 xima instrução. Exemplos do código produzido em verilog,  $\frac{16}{10}$ pseudocódigo e alto nível logo a baixo: 18

Listing 2: Somador Próximo Progam Counter! em verilog

```
module somador pc (endereco pc,clk,proximo endereco);
       input [31:0] endereco_pc;
3
       input clk;
4
       output reg [31:0] proximo_endereco;
       always@(posedge clk) begin
          proximo_endereco = endereco_pc + 4;
8
    endmodule
```

#### 2.3 Memória de Instrução

O modulo Memória de Instrução é responsável por receber como entrada a saída do PC e através dela selecionar qual instrução será carregada, após o carregamento a instrução é armazenada na saída de 32 bits do modulo, saída essa que será utilizada como entrada do modulo que monta a instrução em Opcode, RegRs, RegRt e etc. Exemplos do código produzido em verilog, pseudocódigo e alto nível logo a baixo:

Listing 3: Memória de Instrução! em verilog

```
module memoria_de_instrucao(endereco, instrucao);
 2
         input [31:0] endereco;
 3
         output reg [31:0] instrucao;
 4
         reg [31:0] memoria [0:31];
 6
         initial begin
7
            memoria[0] = 32 \leftarrow
        ь00000010000100010100000000100000;
8
         end
9
10
         always @(endereco) begin
            instrucao = memoria[endereco]; \\
11
12
            if(endereco > 31) begin
13
               instrucao = memoria[31];
15
         end
      endmodule
```

### Montador de Instrução

O modulo Montador de Instrução é responsável por receber como entrada a saída da memória de instrução e através dela separar a instrução em seus respectivos bits, Opcode bit 31:26, RegRs bit 25:21, RegRt bit 20:16, RegRd bit 15:11 e Endereço bit 15:0. Após a separação cada pedaço da instrução foram armazenada em variáveis de saída cada uma com seu respectivo tamanho. Exemplos do código produzido em verilog, pseudocódigo e alto nível logo a baixo:

Listing 4: Montador de Instrução! em verilog

```
module monta_instrucao(instrucao, Op_code, Funct, ←
 1
        Register_rs, Register_rt, Register_rd, Shamt, Endereco);
         input [31:0] instrucao;
         output [5:0] Op_code,
                      Funct:
5
6
7
8
9
         output [4:0] Register_rs,
                       Register_rt,
                       Register_rd,
                       Shamt:
         output [15:0] Endereco;
10
         assign Op_code = instrucao[31:26];
11
12
         assign Register_rs = instrucao[25:21]
13
         assign Register_rt = instrucao[20:16];
         assign Register_rd = instrucao[15:11];
```

```
assign Shamt = instrucao[10:6];
   assign Funct = instrucao[5:0];
   assign Endereco = instrucao[15:0];
endmodule
```

#### 3 **Formatting**

Some common formatting you may need uses these commands for Bold Text, Italics, and underlined.

#### 3.1 LineBreaks

Here is a line

19

Here is a line followed by a double line break. This line is only one line break down from the above, Notice that latex can ignore this

We can force a break with the break operator.

#### 3.2 Maths

Embedding Maths is Latex's bread and butter

$$J = \left[ \frac{\delta e}{\delta \theta_0} \frac{\delta e}{\delta \theta_1} \frac{\delta e}{\delta \theta_2} \right] = e_{current} - e_{target}$$

#### 3.3 Code Listing

You can load segments of code from a file, or embed them directly.

Listing 5: Hello World! in c++

```
1 #include <iostream>
3 int main() {
    std::cout << "Hello World!" << std::endl;
    std::cin.get();
    return 0;
```

### PseudoCode

```
for i = 0 to 100 do
   print_number = true;
   if i is divisible by 3 then
       print "Fizz";
       print number = false;
   end
   if i is divisible by 5 then
       print "Buzz";
       print_number = false;
   end
   if print_number then
       print i;
   end
   print a newline;
end
```

**Algorithm 1:** FizzBuzz

# 4 Conclusion

Referências